1. 本人想學EMC,學電子信息專業,要具備哪些知識從何入手請高手指教,謝謝!
你去查些信息技術業的基礎知識和術語及運用,在未進行專業知識的學習前,不要深入。
2. EMC需要哪些專業知識,工作待遇怎麼樣啊
網上資料挺抄多的,EMC很廣,需要的學科知識很多,不能泛泛而談,得慢慢入手,先從EMC是啥的簡單知識入手,慢慢看不懂的繼續網路,然後結合工作中情況,具體去學某個項目,因為EMC項目很多,比如分EMI EMS,每個裡面又分好多項目,根據你要學的項目入手去看他怎麼解決然後針對性的網路!
至於工資,做的好可以上W每月,但是需要沉下去學習!
3. 學習EMC都需要學習哪些知識
EMC又稱為電磁兼容,指的是設備或者系統在其電磁環境中能正常工作且不對任何環境中任何事物構成不能承受電磁騷擾的能力。因此需要學習一些電子技術,磁場理論電路分析方面的知識。
4. 學習emc需要看哪些資料,從最基礎的開始吧
當然是看你需要學習EMC哪些知識 EMC是一門集數學 物理 電子 機械 材料等等於一體的綜合性學科。現在EMC出了很多書 我也有很多電子檔的書籍 你要是要的話留下郵件
5. 1.EMC工程師要掌握的知識 2.對於EMC,怎樣安排學習進度更有效呢
基本的電路知識要懂,電磁波的相關知識也要。不知道你所說的EMC工程師是design還是test,方向不同,還內得自己權量。容EMC 其實歸根到底是「地」的問題,所以可以多在怎麼處理「地」的問題上多下功夫。
《高級PCBEMC設計》
《案例分析與EMC設計》
《產品EMC風險評估》
《板級EMC設計》
《EMC整改分析與對策》
《汽車電子EMC整改與設計》
《軍用產品系統EMC設計》
《開關電源電磁兼容設計》
6. EMC電源知識
開關電源電磁標准及其干擾抑制 一、引言電磁兼容性(EMC)是指電子設備或系統在規定的電磁環境電平下不因電磁干擾而降低性能指標,同時它們本身產生的電磁輻射不大於規定的極限電平,不影響其它電子設備或系統的正常運行,並達到設備與設備、系統與系統之間互不幹擾、共同可靠地工作的目的。世界各國都相應制定了自己的EMC標准。比如國際電工委員會的1EC61000及(C1SPR系列標准、歐洲共同體的FN系列標准、美國聯邦通信委的FCC系列標准和我國現行的GT3/T13926系列EMC標准等。隨著國際電磁兼容法規的日益嚴格,產品的電磁兼容性能越來越受到重視。開關電源作為一種電源設備,其應用越來越廣泛。隨著電力電子器件的不斷更新換代,開關電源的開關頻率及開關速度不斷提高,但開關的快速通斷,引起電壓和電流的快速變化。這些瞬變的電壓和電流,通過電源線路、寄生參數和雜散的電磁場耦合,會產生大量的電磁干擾。二、開關電源的干擾源分析 開關電源產生的電磁干擾(EMI),按耦合通道來分,可分為傳導干擾和輻射干擾;按雜訊干擾源種類來分可分為尖峰干擾和諧波干擾。開關電源在工作過程中所產生的浪涌電流和尖峰電壓就形成了干擾源,工頻整流濾波使用的大電容充電放電、開關管高頻工作時的電壓切換以及輸出整流二極體的反向恢復電流都是這類干擾源。三、電磁干擾的抑制措施電磁干擾由三個基本要素組合而產生:電磁干擾源;對該干擾能量敏感的設備;將電磁干擾源傳輸到敏感設備的媒介即傳輸通道或藕合途徑。對開關電源產生的電磁干擾所採取的抑制措施,主要從兩個方而考慮:一是減小干擾源的干擾強度;一是切斷干擾傳播途徑。常用的抗干擾措施包括電路的隔離、屏蔽、接地、加裝EMI濾波器以及PCB板的合理布局與布線。1.電路的隔離 在開關電源中,電路的隔離主要有:模擬電路的隔離、數字電路的隔離、數字電路與模擬電路之間的隔離。主要目的是通過隔離元器件把雜訊干擾的路徑切斷,從而達到抑制雜訊干擾的效果。對於開關電源的模擬信號控制系統的隔離,交流信號一般採用變壓器隔離,直流信號一般採用線性隔離器(如線性光電耦器)隔離。數字電路的隔離主要有:脈沖變壓器隔離、光電耦合器隔離等。其中數字量輸入隔離方式主要採用脈沖變壓器隔離、光電耦合器隔離;而數字量輸出隔離方式主要採用光電耦合器隔離、高頻變壓器隔離。2. 屏蔽屏蔽一般分為兩類,一類是靜電屏蔽,主要用於防止靜電場和恆定磁場的影響;另一類是電磁屏蔽,主要用於防止交變電場、交變磁場以及交變電磁場的影響。屏蔽是抑制開關電源輻射干擾的有效方法。可以用導電良好的材料對電場屏蔽,而用導磁率高的材料對磁場屏蔽。3.接地為防止各種電路在工作中產生互相干擾,使之能相互兼容地工作,根據電路的性質,將工作接地分為不同的種類。比如直流地、交流地、數字地、模擬地、信號地、功率地、電源地等。在電路的設計中,應將交流電源地與直流電源地分開,模擬電路與數字電路的電源地分開,功率地與弱電地分開。4. 加裝EMI濾波器 電源濾波器安裝在電源線與電子設備之間,用於抑制電源線引出的傳導干擾,又可以降低從電網引入的傳導干擾,對提高設備的可靠性有重要的作用。開關電源產生的電磁干擾以傳導干擾為主,而傳導干擾又分差模騷擾和共模干擾兩種。構成開關電源EMI濾波器的基本網路如圖1所示。該濾波器由共模扼流圈L、差模電容Cx和共模電容Cy組成。共模扼流圈L由兩個繞在同一個高磁導率磁芯上的繞組構成,其結構使差模電流產生的磁通相互抵消。這種結構以較小體積獲得較大的電感值,並且不用擔心由於工作電流導致飽和。每個繞組與電容Cy分別組成L-E和N-E兩對獨立埠的低通濾波器,形成共模濾波網路,用來抑制電源線上存在的共模干擾。至於共模扼流圈L、差模電容Cx和共模電容Cy的取值大小,應盡量做到濾波器的諧振頻率低於開關電源的工作頻率,這樣可以實現對整個頻段的濾波。 圖1 開關電源EMI濾波器5.PCB板的合理布局與布線開關電源的輻射干擾與電流通路中的電流大小,通路的環路面積,以及電流頻率的平方等三者的乘積成正比,即輻射干擾E∝I·A·f 2。運用這一關系的前提是通路尺寸遠小於頻率的波長。上述關系式表明減小通路面積是減小輻射騷擾的關鍵,這是說開關電源的元器件要彼此緊密排列。在初級電路中,要求輸入端電容、晶體管和變壓器彼此靠近,且布線緊湊;在次級電路中,要求二極體、變壓器和輸出端電容彼此貼近。在印製板上,將正負載流導線分別布在印製板的兩面,並設法使兩個載流導體彼此間保持平行,因為平行緊靠的正負載流導體所產生的外部磁場是趨向於相互抵消的。四、結束語要提高開關頻率,提高開關電源產品的質量,電磁兼容性是不容忽視的問題。產生開關電源電磁干擾的因素還很多,抑制電磁干擾還有大量的工作。只有在設計時充分考慮電磁兼容問題,才能使開關電源得到更普遍的應用。
7. EMC培訓有什麼好處!EMC又是什麼意思
EMC公司是全球信息存儲及管理產品、服務和解決方案方面的領先公司,在存儲專行業是公認的業界老大。屬如果你立志於將來從事企業存儲、虛擬化、雲計算或者大數據行業的話,那參加一下EMC公司相關產品的培訓還是很有益處的。其公司網站是:china.emc.com。如果需要培訓資料的話,也可以去論壇看一下:https://community.emc.com/community/support/chinese
8. emc如何學習
emc目前開設了專門的學科了。具體的話需要做到如下幾點
了解EMC相關基礎知識,了解測試標准
熟悉測試儀器,測試系統
了解17025等體系文件
多看些emc相關的書籍,特別是要做EMC 整改
9. 什麼事EMC如何學習
EMC(Electro Magnetic Compatibility),來是指設備或系統在其電磁自環境中符合要求運行並不對其環境中的任何設備產生無法忍受的電磁干擾的能力。因此,EMC包括兩個方面的要求:一方面是指設備在正常運行過程中對所在環境產生的電磁干擾不能超過一定的限值;另一方面是指器具對所在環境中存在的電磁干擾具有一定程度的抗擾度,即電磁敏感性。
10. 有pcb和硬體設計基礎,如何學習EMC EMI
從MI/EMC 設計經典問題中學習。
1、 為什麼要對產品做電磁兼容設計?
答: 滿足產品功能要求、 減少調試時間, 使產品滿足電磁兼容標準的要求, 使產品不會對系統中的其它設備產生電磁干
擾。
2、對產品做電磁兼容設計可以從哪幾個方面進行?
答: 電路設計(包括器件選擇)、 軟體設計、 線路板設計、屏蔽結構、 信號線/電源線濾波、 電路的
接地方式設計。
3、在電磁兼容領域, 為什麼總是用分貝( dB) 的單位描述?
答: 因為要描述的幅度和頻率范圍都很寬, 在圖形上用對數坐標更容易表示, 而 dB 就是用對數表示
時的單位。
4、 關於 EMC, 我了解的不多, 但是現在電路設計中數據傳輸的速率越來越快, 我在製做 PCB 板的時候,也遇到了一些
PCB 的 EMC 問題, 但是覺得太潛。 我想好好在這方面學習學習, 並不是隨大流,大家學什麼我就學什麼,是自己真的覺得
EMC 在今後的電路設計中的重要性越來越大, 就像我在前面說的, 自己了解不深, 不知道怎麼入手, 想問問, 要在 EMC 方面
做的比較出色, 需要有哪些基礎知識, 應該學習哪些基礎課程。 如何學習才是一條比較好的道路, 我知道任何一門學問學
好都不容易,也不曾想過短期內把他搞通, 只是希望給點建議, 盡量少走一些彎路。
答: 關於 EMC 需要首先了解一下 EMC 方面的標准, 如 EN55022(GB9254) , EN55024, 以及簡單測試原理, 另外需要了解
EMI 元器件的使用, 如電容, 磁珠, 差模電感, 共模電感等, 在 PCB 層面需要了解 PCB 的布局、 層疊結構、 高速布線對 EMC
的影響以及一些規則。 還有一點就是對出現 EMC 問題需要掌握一些分析與解決思路。這些今後是作為一個硬體人員必須掌握
的基本知識!
5.PCB 設計中如何解決高速布線與 EMI 的沖突?
答: 因 EMI 所加的電阻電容或 ferrite bead(磁珠) , 不能造成信號的一些電氣特性不符合規范。所以, 最好先用安
排走線和 PCB 疊層的技巧來解決或減少 EMI 的問題,如高速信號走內層。 最後才用電阻電容或 ferrite bead 的方式, 以
降低對信號的傷害。
6.在高速 PCB 設計時, 設計者應該從那些方面去考慮 EMC、 EMI 的規則呢?
答:一般 EMI/EMC 設計時需要同時考慮輻射(radiated) 與傳導(concted) 兩個方面. 前者歸屬於頻率較高的部分
(>30MHz) 後者則是較低頻的部分(<30MHz) . 所以不能只注意高頻而忽略低頻的部分. 一個好的 EMI/EMC 設計必須一開始布局
時就要考慮到器件的位置, PCB 迭層的安排, 重要聯機的走法, 器件的選擇等, 如果這些沒有事前有較佳的安排, 事後
解決則會事倍功半, 增加成本. 例如時鍾產生器的位置盡量不要靠近對外的連接器, 高速信號盡量走內層並注意特性阻抗
匹配與參考層的連續以減少反射, 器件所推的信號之斜率(slew rate) 盡量小以減低高頻成分, 選擇去耦合
(decoupling/bypass) 電容時注意其頻率響應是否符合需求以降低電源層雜訊. 另外, 注意高頻信號電流之迴流路徑使其回
路面積盡量小(也就是迴路阻抗 loop impedance 盡量小) 以減少輻射. 還可以用分割地層的方式以控制高頻雜訊的范圍. 最
後, 適當的選擇 PCB 與外殼的接地點(chassis ground) 。
7.PCB 設計時, 怎樣通過安排迭層來減少 EMI 問題?
答: 首先, EMI 要從系統考慮, 單憑 PCB 無法解決問題。 層疊對 EMI 來講, 我認為主要是提供信號最短迴流路徑, 減小
耦合面積, 抑制差模干擾。 另外地層與電源層緊耦合, 適當比電源層外延, 對抑制共模干擾有好處。